ba9f963b4ccd1f813fa2f5dc9e12fee9

Микросхема SN74LVC1G175DBVR, D-тригер с асинхронным сбросом [SOT-23-6]

10,78 руб.

x 10,78 = 10,78
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней10,78руб.10,03руб.9,70руб.9,49руб.8,84руб.8,62руб.8,41руб.7,76руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней19,51руб.17,89руб.17,57руб.17,14руб.15,95руб.15,63руб.15,20руб.13,69руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней25,23руб.23,28руб.22,75руб.22,21руб.20,70руб.20,16руб.19,73руб.17,68руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней12,94руб.11,86руб.11,64руб.11,32руб.10,56руб.10,35руб.10,03руб.9,06руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней24,90руб.22,96руб.22,42руб.21,88руб.21,24руб.20,48руб.19,40руб.17,46руб.

Характеристики

SN74LVC1G175DBVR, D-тригер с асинхронным сбросом [SOT-23-6]The SN74LVC1G175DBVR is a D-type Flip-flop is designed for 1.65 to 5.5V VCC operation. It has an asynchronous clear (CLR) input. When CLR is high, data from the input pin (D) is transferred to the output pin (Q) on the clock’s rising edge. When CLR is low, Q is forced into the low state, regardless of the clock edge or data on D. This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

• Supports down translation to VCC
• Ioff Supports live insertion, partial-power-down mode and back-drive protection
• Latch-up performance exceeds 100mA per JESD 78, class II
• 10µA Maximum low power consumption
• ±24mA Output drive at 3.3V
• Green product and no Sb/Br