075dabc42a7c74db55e493a9f914d2ad

Микросхема SN74HCT74N, Два D-триггера с чисткой и сбросом, [DIP-14]

12,74 руб.

x 12,74 = 12,74
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней12,74руб.11,85руб.11,47руб.11,21руб.10,45руб.10,19руб.9,94руб.9,17руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней23,06руб.21,15руб.20,77руб.20,26руб.18,86руб.18,47руб.17,96руб.16,18руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней29,81руб.27,52руб.26,88руб.26,24руб.24,46руб.23,82руб.23,31руб.20,89руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней15,29руб.14,01руб.13,76руб.13,38руб.12,49руб.12,23руб.11,85руб.10,70руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней29,43руб.27,14руб.26,50руб.25,86руб.25,10руб.24,21руб.22,93руб.20,64руб.

Характеристики

SN74HCT74N, Два D-триггера с чисткой и сбросом, [DIP-14]The SN74HCT74N is a dual D-type Positive-Edge-Triggered Flip-flop with clear and preset. The HCT74 device contains two independent D-type positive-edge-triggered flip-flops. A low level at the preset (PRE) or clear (CLR) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements are transferred to the outputs on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of CLK. Following the hold-time interval, data at the D input may be changed without affecting the levels at the outputs.

• Outputs can drive up to 10 LSTTL loads
• Inputs are TTL-voltage compatible
• 40µA Maximum low power consumption
• 17ns Typical tpd
• ±4mA Output drive at 5V
• 1µA Very low input current
• ±25mA Continuous output current
• ±50mA Continuous current through VCC or GND