a003a117b7260eb150a1bd7d074ff9e1

Микросхема SN74HC377DW, ИР27

41,16 руб.

x 41,16 = 41,16
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней41,16руб.38,28руб.37,04руб.36,22руб.33,75руб.32,93руб.32,10руб.29,64руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней74,50руб.68,33руб.67,09руб.65,44руб.60,92руб.59,68руб.58,04руб.52,27руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней96,31руб.88,91руб.86,85руб.84,79руб.79,03руб.76,97руб.75,32руб.67,50руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней49,39руб.45,28руб.44,45руб.43,22руб.40,34руб.39,51руб.38,28руб.34,57руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней95,08руб.87,67руб.85,61руб.83,55руб.81,09руб.78,20руб.74,09руб.66,68руб.

Характеристики

SN74HC377DW, ИР27The SN74HC377DW is an octal positive-edge-triggered D-type Flip-flop with clock enable. It is similar to the HC273 devices, but features a latched clock-enable (CLKEN) input instead of a common clear. Information at the data (D) inputs meeting the setup time requirements is transferred to the Q outputs on the positive-going edge of the clock pulse, if CLKEN is low. Clock triggering occurs at a particular voltage level and is not directly related to the transition time of the positive-going pulse. When clock is at either the high or low level, the D input has no effect at the output. It is designed to prevent false clocking by transitions at CLKEN.

• Outputs can drive up to 10 LSTTL loads
• Eight flip-flops with single-rail outputs
• Clock enable latched to avoid false clocking
• 80µA Maximum low power consumption
• 12ns Typical tpd
• ±4mA Output drive at 5V
• 1µA Maximum low input current
• Green product and no Sb/Br

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 20-SOIC (0.295», 7.50mm Width), инфо: Логический элемент ТТЛ Регистр неинвертирующий 8-бит Выход — открытый коллектор КМОП кристалл, примечание: ИР27