00e39ef2b38b943f289e1774d6eebf45

Микросхема CD4518BE, Двоичный счетчик [PDIP-16]

19,61 руб.

x 19,61 = 19,61
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней19,61руб.18,24руб.17,65руб.17,26руб.16,08руб.15,69руб.15,30руб.14,12руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней35,49руб.32,55руб.31,96руб.31,18руб.29,02руб.28,43руб.27,65руб.24,90руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней45,89руб.42,36руб.41,38руб.40,40руб.37,65руб.36,67руб.35,89руб.32,16руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней23,53руб.21,57руб.21,18руб.20,59руб.19,22руб.18,83руб.18,24руб.16,47руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней45,30руб.41,77руб.40,79руб.39,81руб.38,63руб.37,26руб.35,30руб.31,77руб.

Характеристики

CD4518BE, Двоичный счетчик [PDIP-16]The CD4518BE is a CMOS dual BCD Up-counter consist of two identical, internally synchronous 4-stage counters. The counter stages are D-type flip-flops having interchangeable CLOCK and ENABLE lines for incrementing on either the positive-going or negative-going transition. For single-unit operation the ENABLE input is maintained high and the counter advances on each positive-going transition of the CLOCK. The counters are cleared by high levels on their RESET lines. The counter can be cascaded in the ripple mode by connecting Q4 to the enable input of the subsequent counter while the CLOCK input of the latter is held low.

• Positive- or negative-edge triggering
• Synchronous internal carry propagation
• 100% Tested for quiescent current at 20V
• Standardized, symmetrical output characteristics
• Meets all requirements of JEDEC tentative standard #13B